quartus ii 9.0(Quartus II 这个软件有多大那里有下载的)
- 跳转官网下载下载点击免费下载
一、Quartus II 这个软件有多大那里有下载的
下面是我买的光盘里带的说明,你可以试下
下载Quartus II 9.0正式版(非免费的Web版):
2.4GB
604MB
102MB
332MB
9.0主要增加了Arria II GX和Stratix IV GT的库。
下面的链接是9.0的SP2补丁:
984MB
12MB
105MB
226MB
备注:Altera的IP库从Quartus II 8.0开始,已经被Quartus II集成了。
SP2补丁已经包含了SP1,所以SP1就不需要下载和安装了。
特别声明:大批网友们用老版本的flashget或者讯雷下载后,data2.cab不能解压缩,最后无法安装!大家初步怀疑这2个软件的老版本支持超过2GB的文件效果不好。建议网友们用最新版本或者其它工具下载!
或者在官方下载页下载(比较稳妥的方法):
二、如何安装quartus ii 9.0
步骤/方法
软件下载:
下载Quartus II 9.0正式版(非免费的Web版):
2.4GB
破解文件:Crack_QII90.rar
安装Quartus_II_9.0
下载90_quartus_windows.exe,这是个自解压文件,有2.4G大小,双击,解压到非系统盘,(这个安装文件比较大,解压到其它盘再安装,否则可能会出现C盘空间不足的现象):接下来默认安装即可。
安装License文件
安装结束后需要安装License,否则只能使用30天,这是重点:
生成License文件
解压上图Crack_QII90.rar到安装目录中(注意:不是自解压目录),我的安装目录是C盘根目录,那么解压的的具体路径是:C:\altera\90\quartus\bin。双击Quartus_II_9.0破解器.exe,(注意:一定要在这个目录运行,否则会提示找不到dll文件),点击“应用补丁”,之后会提示保存“license.DAT”文件,保存至你能找到的地方,我保存至C:\altera。
修改license.DAT
按照“教程系列四-在Win7上安装RVDS.pdf”上修改HOSTID(网卡MAC地址)的方法修改此文件中的HOSTID。
注意一定要保证只有一个网卡,如果有两个,则要禁用那个你不需要的网卡(笔记本一般都有两个网卡)。
安装license文件
然后打开“Quartus II 9.0(32-Bit)”,点击菜单栏中Tools->License Setup
点击右上角的。。。。,选中刚才生成的license.DAT文件,然后点击OK即可。
安装破解完成
三、quartus ii 9.0破解不成功,求赐教
软件介绍
Quartus II是一款综合性PLD/FPGA开发软件,内置强大的综合器和仿真器,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计文件的输入,可轻松完成从设计输入到硬件配置的整个PLD设计流程。Quartus II具有运行速度快,界面统一,功能集中,易学易用等特点,完美支持XP、Linux以及Unix等系统。
所需工具:点击下载:quartus ii 13.0破解版
quartus ii 13.0破解方法:
1、解压文件,双击“QuartusSetup-13.0.0.156.exe”应用程序,开始安装。
2、一路默认安装即可,安装可能时间教程,请耐心等待,直到安装完成,点击“finish”。(安装默认路径为“C:\altera\13.0”)
3、安装完成后,在解压文件中找到适合自己电脑的破解器,解压并运行后,按照如下步骤点击。
4、选择“C:\altera\13.0\quartus\bin64\”里面的“sys_cpt.dll”文件。
5、此时会在安装目录下方生成一个“license”文件,点击“保存”就行了。
6、最后,破解器会这样显示,点击“退出”。
7、运行桌面自动生成的“Quartus II 13.0(64-bit)”快捷方式,选择第二个,点击“ok”。
8、选择“tools”下方的“license setup”后,会弹出如下窗口,将ID复制即可。
9、在“C:\altera\13.0\quartus\bin64\”中找到“license”文件,并以记事本打开。
10、将复制的ID替换所有的“XXXXXXXXXX”即可完成破解。
新版增强的高级设计流程:
1、OpenCL的SDK为没有FPGA设计经验的软件编程人员打开了强大的并行FPGA加速设计新世界。
从代码到硬件实现,OpenCL并行编程模型提供了最快的方法。与其他硬件体系结构相比, FPGA的软件编程人员以极低的功耗实现了很高的性能。
2、Qsys系统集成工具提供对基于ARM的Cyclone V SoC的扩展支持。
现在,Qsys可以在FPGA架构中生成业界标准AMBA AHB和APB总线接口。而且,这些接口符合ARM的TrustZone要求,支持客户在安全的关键系统资源和其他非安全系统资源之间划分整个基于SoC-FPGA的系统。
3、DSP Builder设计工具支持系统开发人员在DSP设计中高效的实现高性能定点和浮点算法。
新特性包括更多的math.h函数,提高了精度,增强了取整参数,为定点和浮点FFT提供可参数赋值的FFT模块,还有更高效的折叠功能,提高了资源共享能力。